PUERTA | GATE-CS-2017 (Conjunto 2) | Pregunta 41

En un sistema de caché de dos niveles, los tiempos de acceso de L 1 y L 2 1 y 8 ciclos de reloj, respectivamente. La penalización por fallo de la memoria caché L2 a la memoria principal es de 18 ciclos de reloj. La tasa de fallas de la memoria caché L 1 es el doble que la de L 2 . El tiempo promedio de acceso a la memoria (AMAT) de este sistema de caché es de 2 ciclos. Las tasas de error de L 1 y L 2 respectivamente son:
(A) 0,111 y 0,056
(B) 0,056 y 0,111
(C) 0,0892 y 0,1784
(D) 0,1784 y 0,0892

Respuesta: (A)
Explicación:

  • Tiempo de acceso de L1 = 1
  • Tiempo de acceso de L2=8
  • penalización por fallo L 1  caché (2*L 2)  = 18*2 = 2*a
  • miss penalización L 2 caché decir a = 18
  • AMAT (tiempo medio de acceso a la memoria) = 2

AMAT = Tiempo de acceso de L1 + (MissRate L1 * penalización de falla L1 donde penalización de falla L1 = Tiempo de acceso de L2 + (MissRate L2 * penalización de falla L2)

2 = 1+ 2*a *(8 + a* 18)

Resolviendo la ecuación,

a=0.111

 

Cuestionario de esta pregunta

Publicación traducida automáticamente

Artículo escrito por GeeksforGeeks-1 y traducido por Barcelona Geeks. The original can be accessed here. Licence: CCBY-SA

Deja una respuesta

Tu dirección de correo electrónico no será publicada. Los campos obligatorios están marcados con *