ISRO | CS ISRO 2013 | Pregunta 35

En el microprocesador 8085, ¿en qué ubicación está el ISR para manejar la interrupción de captura?
(A) 3CH
(B) 34H
(C) 74H
(D) 24H

Respuesta: (D)
Explicación: TRAP tiene la prioridad más alta en todas las interrupciones. TRAP no se puede enmascarar, pero se puede retrasar usando la señal HOLD. Esta interrupción transfiere el control del microprocesador a la ubicación 0024H .

La opción (D) es correcta.
Cuestionario de esta pregunta

Publicación traducida automáticamente

Artículo escrito por GeeksforGeeks-1 y traducido por Barcelona Geeks. The original can be accessed here. Licence: CCBY-SA

Deja una respuesta

Tu dirección de correo electrónico no será publicada. Los campos obligatorios están marcados con *