ISRO | CS ISRO 2011 | Pregunta 49

Considere una máquina de 32 bits donde se utiliza un esquema de paginación de cuatro niveles. Si la proporción de aciertos para TLB es del 98 % y se necesitan 20 nanosegundos para buscar en TLB y 100 nanosegundos para acceder a la memoria principal, ¿cuál es el tiempo efectivo de acceso a la memoria en nanosegundos?

(A) 126
(B) 128
(C) 122
(D) 120

Respuesta: (B)
Explicación: Para el esquema de paginación de 4 niveles, tiempo efectivo de acceso a la memoria, EAT =

HTLB * TTLB + (1 - HTLB)[ TTLB + 4*Tm] + Tm]

where, HTLB = hit ratio of TLB
       TTLB = search time of TLB
       Tm = Memory access time

Aplicando la fórmula:

EAT = (0.98 *20) + 0.02(20 + 400) + 100
EAT = 19.6 + 8.4 + 100
EAT = 128 ns

La opción (B) es correcta.
Cuestionario de esta pregunta

Publicación traducida automáticamente

Artículo escrito por GeeksforGeeks-1 y traducido por Barcelona Geeks. The original can be accessed here. Licence: CCBY-SA

Deja una respuesta

Tu dirección de correo electrónico no será publicada. Los campos obligatorios están marcados con *